<rt id="oiq6w"><optgroup id="oiq6w"></optgroup></rt>
<option id="oiq6w"><optgroup id="oiq6w"></optgroup></option><tr id="oiq6w"><optgroup id="oiq6w"></optgroup></tr><rt id="oiq6w"><small id="oiq6w"></small></rt>
<acronym id="oiq6w"></acronym>
<rt id="oiq6w"><small id="oiq6w"></small></rt>
快速发布采购 管理采购信息

EP4CE6F17I7N 集成电路ic

时间:2019-8-23,阅读:232,发布企业:北京显易科技有限公司, 资讯类别:会员资讯
公司:
北京显易科技有限公司
联系人:
曹小姐
手机:
010-51987308
电话:
086-010-51987308
传真:
086-010-51986915
QQ:
1306610685 和我即时交谈
地址:
海淀区远大路20号鹏安世纪大厦E座11C2-2
摘要:北京显易科技有限公司小曹: 010-51987308 ; QQ:1306610685;企业QQ:800062492 邮箱:bjxianyi-4@163.com 网址: www.ic158.com

北京显易科技有限公司小曹: 010-51987308 ;

QQ:1306610685;企业QQ:800062492

邮箱:bjxianyi-4@163.com 网址:

大量优势库存

  • 产品培训??椋篢hree Reasons to Use FPGA's in Industrial DesignsCyclone IV FPGA Family Overview

  • 特色产品:Cyclone? IV FPGAs

  • 标准包装:90

  • 类别:集成电路 (IC)

  • 家庭:嵌入式 - FPGA(现场可编程门阵列)

  • 系列:CYCLONE® IV E

  • LAB/CLB数:392

  • 逻辑元件/单元数:6272

  • RAM 位总计:276480

  • 输入/输出数:179

  • 门数:-

  • 电源电压:1.15 V ~ 1.25 V

  • 安装类型:表面贴装

  • 工作温度:-40°C ~ 100°C

  • 封装/外壳:256-BGA

  • 供应商设备封装:256-FBGA(17x17)

CYCLONE

®

II器件包含一个两维行和列的基于

架构来实现自定义的逻辑。列和行互连

对不同的速度提供逻辑阵列之间的信号互连

块(LAB ),嵌入式存储器块,和嵌入式乘法器。

逻辑阵列组成的LAB中,有16个逻辑单元(LE ),每个

LAB 。一个LE是逻辑的一个小单位提供高效的实现

用户的逻辑功能。 LAB中被分组为跨越行和列

装置。 Cyclone II器件的范围,容量从4,608到68,416个的LE 。

Cyclone II器件提供一个全局时钟网络和最多四个

锁相环( PLL)的。全局时钟网络由多达16个的

全局时钟线,推动整个装置。全局时钟

网络可以在设备内提供的时钟的所有资源,如

输入/输出元件( IOEs ) ,LES ,嵌入式乘法器和

嵌入式存储器???。全局时钟线,也可用于

其他高扇出信号。的Cyclone II锁相环提供通用

与时钟合成和相移时钟,以及外部

输出为高速差分I / O支持。

M4K存储器块是用4K比特的真双端口存储器块

加内存奇偶校验( 4,608位) 。这些??樘峁┳ㄓ谜?/p>

双端口,简单双端口或单端口存储器多达36位宽的

高达260兆赫。这些块被加在器件排列在列

在某些LAB之间。 Cyclone II器件提供的119

1152 Kbits的嵌入式存储器。

每个嵌入乘法器??榭梢允迪指叽锶瘟礁? × 9位

乘法器,或者一个18× 18位乘法器高达250兆赫

性能。嵌入式乘法器被布置在整个列

装置。

每个Cyclone II器件的I / O引脚由位于LAB两端的IOE喂

围绕所述装置的周边的行和列。 I / O引脚支持

各种单端和差分I / O标准,如66-和

33兆赫, 64位和32位的PCI标准, PCI -X ,以及LVDS I / O标准

在805兆比特每秒(Mbps)的用于输入的最大数据速率和

640 Mbps的输出。每个IOE包含一个双向I / O缓冲和

用于记录的输入,输出和三个寄存器的输出使能信号。


资讯分类
会员资讯
广西快三一定牛